TIDSP系列中文手册 TMS320C28x系列DSP的CPU与外设(下).pdf:书名:TMS320C28x系列DSP的CPU与外设(下)
著作者:张卫宁
出版社:清华大学
出版日期:2005-01-01
页数:700
文件格式:PDF
文件大小:13.1M
内容简介:
本书详细介绍了TMS320C28x系列DSP的事件管理器、模.数转换器、32位CPU定时器、多通道缓冲串行口、串行外设接口、串行通信接口、增强型区域网络控制器、通用输入/输出多路复用器,以及电气特性和机械数据等内容。
本书可供高等学校电子、通信、计算机、自动控制和电力电子技术等专业的高年级本科生及研究生作为教科书或参考书,也可作为各领域中从事信号处理、控制和电力电子技术的科研及工程技术人员的参考书籍。
目录:
第11章事件管理器(EV)
11.1事件管理器功能概述
11.1.1事件管理器功能
11.1.2 EV的增强特性
11.1.3事件管理器的寄存器地址
11.1.4通用目的(GP)定时器
11.1.5使用GP定时器产生PWM输出
11.1.6全比较单元
11.2 PWM电路
11.2.1有比较单元的PWM电路
11.2.2 PWM信号的产生
11.2.3空间向量PWM
11.3捕捉单元
11.3.1捕捉单元概述
11.3.2捕捉单元的操作
11.3.3捕捉单元的FIFO堆栈
11.3.4捕捉中断
11.3.5正交编码脉冲电路(QEP)
11.4事件管理器的中断
11.4.1事件管理器中断概述
11.4.2 EV中断请求和服务
11.5事件管理器的寄存器
11.5.1 寄存器概述
11.5.2定时器寄存器
11.5.3比较控制寄存器
11.5.4 比较行为控制寄存器
11.5.5捕捉单元寄存器
11.5.6事件管理器中断标志寄存器
11.5.7事件管理器控制寄存器
11.5.8寄存器位设置的区别
第12章模-数转换器(ADC)
12.1 ADC模块的特点
12.2 自动转换序列发生器的工作原理
12.2.1序列采样模式
12.2.2并发采样模式
12.2.3并发采样双序列发生器模式举例
12.2.4并发采样级联序列发生器模式举例
12.3连续自动序列化模式
12.3.1序列发生器启动/停止模式
12.3.2并发采样模式
12.3.3输入触发描述
12.3.4序列转换过程中的中断操作
12.4 ADC时钟预定标器
12.5低功耗方式12.6加电顺序
12.7序列发生器的替换特性
12.8 ADC寄存器
12.8.1 ADC控制寄存器
12.8.2最大转换通道寄存器
12.8.3 自动序列状态寄存器
12.8.4 ADC状态和标志寄存器
12.8.5 ADC输入通道选择序列控制寄存器
12.8.6 ADC转换结果缓冲寄存器
第13章 32位CPU定时器O/1/2
13.1 CPU定时器的结构与工作原理
13.2 CPU定时器的寄存器
13.2.1定时器计数器寄存器
13.2.2定时器计数器寄存器高位
13.2.3定时器周期寄存器
13.2.4定时器周期寄存器
13.2.5定时器控制寄存器
13.2.6定时器预定标计数器低位
13.2.7定时器预定标计数器高位
第14章 多通道缓冲串行E!(McBSP)
14.1概述
14.1.1 McBSP介绍
14.1.2寄存器一览
14.1.3 McBSP操作
14.1.4 McBSP的采样率发生器
14.1.5 McBSP的意外/出错情况
14.2多通道选择模式
14.2.1通道、模块、分区
14.2.2 A-bis模式
14.2.3 SPI仂、议
14.3配置接收器和发送器
14.3.1接收器配置
14.3.2发送器配置
14.4仿真和复位事项
14.4.1 McBSP仿真模式
14.4.2数据打包实例
14.4.3 GPIO功能
14.5 McBSP的FIFO和中断
14.5.1 McBSP的FIFO概述
14.5.2 FIFO模式下McBSP的功能性与局限性……
上传完毕。:26bb:26bb:26bb:26bb